搜索关键词
Your position:Home > 产品中心 >DDR3 UDIMM 1333Mhz/1600Mhz
199 2534 6933
Andy@xinyejiastg.com
●DDR3 UDIMM 1333Mhz/1600Mhz
●VDD = VDDQ = 1.5V(1.48V 至 1.57V)
●VDDSPD = 3.0V 至 3.6V
●全差分时钟输入(CK、CK)
●差分数据选通(DQS、DQS)
●片上 DLL 将 DQ、DQS 和 DQS 转换与 CK 转换对齐
●DM 在数据选通的上升沿和下降沿屏蔽数据
●除数据、数据选通和数据屏蔽之外的所有地址和控制输入都锁存在时钟的上升沿
●支持可编程 CAS 延迟 5、6、7、8、9、10、11、13
●支持可编程附加延迟 0、CL-1 和 CL-2
●可编程 CAS 写入延迟(CWL) = 5、6、7、8、9
●可编程突发长度 4/8,具有半字节序列和交错模式
●瞬时突发长度 (BL) 切换
●平均刷新周期:0°C 至 85°C 之间为 7.8 μs
●JEDEC 标准 78 球 FBGA (x8)
●可通过 EMRS 选择驱动器强度
●支持动态芯片终端
●支持异步 RESET 引脚
●支持 ZQ 校准
●支持 TDQS(终止数据选通脉冲)(仅限 x8)
如果您对该产品有任何疑问或需求,请填写以下表格,我们将尽快与您联系。
深圳市芯烨嘉电子科技有限公司 版权所有